|
|||||||||
無意冒犯,別忘了她有個好母親,上半年達成率超前.我覺得這關係好比義x->華隆x, 掛牌前是關鍵時刻,當然要多餵點奶.時機對坐個順風車何妨. |
|
|||||||||
> ==>引述「dreamstudio」的大作 > > ==>引述「eastman」的大作 > > 做IP或ASIC哪個比較好,我覺得要看產品而定,老實講,我對智原 > > 這家公司沒有什麼看法,我之前一直以為智原是家以IP為主的公司, > > 沒想到最後竟然是ASIC公司,所以我只能說智原是一家"普通"的 > > IC公司,未來的希望就看他能接到什麼樣的客戶了,前景很難預料。 > > > > 不過最近美國倒是對ASIC與PLD在未來誰可以取代誰,有過一番 > > 辯論,一種看法是當製程進入0.18um,因為光罩的價格愈來愈高, > > 所以除非需求量夠大,否則自行開ASIC將會變的沒有效率,也無法 > > 節省成本,根據前陣子美國的光罩廠提供的價錢,目前一層0.18um > > 的光罩約$25,000~$50,000,假如一顆20層光罩的ASIC,光罩費用 > > 就要數千萬台幣,不但節省不到成本,還可能因為IC製造時間上的 > > 擔誤而影響產品推出的速度,所以很可能轉向用high density的 > > PLD,不過各位也不用擔心這對智原的影響,因為智原大概也沒能力接到需要 > 0.18um製程的ASIC客戶。 > ^^^^^^^^^^^^^^^^^^^^ > How do you know ?? 我是不知道,不過以智原的客戶層次來看,目前應該不太可能有需要 0.18um的製程,此外目前用到0.18um的產品,大概只有CPU、SRAM、 FPGA、或者是SiS的整合晶片,這些智原目前應該都做不出來。 > FPGA、CPLD用在低複雜度產品上比開ASIC便宜,又方便又快速, > 一般prototype有些會先用這些驗證,但是複雜一點的IC用這些 > 就做就不適合,一顆0.18um製程十萬gate count的FPGA要五位數, > 裡面頂多用到七八成,根本不可能跟ASIC比,現在隨便一個應用 > 都要數十萬gate cout....但若是在少量高價的產品上FPGA蠻有 > 優勢的,像網路、通訊設備..... > |
留言請移駕
http://weisun4.pixnet.net/blog/post/28548899
冷霜子 + 黑玫瑰 + 南國情歌 - 黃俊雄(口白) + 鄭進一 + 曾心梅(演唱)
https://www.youtube.com/watch?v=W7r2HNdkIIw
https://www.youtube.com/watch?v=VWd3owkrD_s
苦海女神龍 + 恨世生 + 廣東花 + 孤單老人 - 江淑娜 + 李翊君
https://www.youtube.com/watch?v=mUHTi56WfjY
楓葉情 - 江淑娜
https://www.youtube.com/watch?v=n6YN2tRuil0
聯電集團、聯家軍、特殊IC三雄
#2
宣明智慘了!冒名好友郭台銘挺侯康 郭辦預告「選後採取法律行動」
文章標籤
全站熱搜
留言列表